通过优化矩阵乘法入门CUDA
FPGA工程,在这个工程里实例化了SRIO控制器,实现DSP与FPGA通过SRIOx4链路通信,数据从DSP写入到FPGA外接的DDR中并读回。
利用Git管理Vivado工程的示例
将DSP的EMIF接口转换为FPGA内的AXI-lite接口
最近一年贡献:13 次
最长连续贡献:2 日
最近连续贡献:1 日
贡献度的统计数据包括代码提交、创建任务 / Pull Request、合并 Pull Request,其中代码提交的次数需本地配置的 git 邮箱是 Gitee 帐号已确认绑定的才会被统计。